Electrónica digital: tipos de circuitos flip-flop?
En electrónica, un chanclas es un tipo especial de circuito de retención cerrada. Hay varios tipos diferentes de flip-flops. Los tipos más comunes de chanclas son:
Flip-flop SR: Es similar a un pestillo de SR. Además de la entrada de reloj, un flip-flop SR tiene dos entradas, SET etiquetados y RESET. Si la entrada SET es alto cuando se activa el reloj, la salida Q pasa a ALTO. Si la entrada RESET es alto cuando se activa el reloj, la salida Q pasa a BAJO.
Tenga en cuenta que en un flip-flop SR, SET y RESET insumos no deben ser ambos ALTA cuando se activa el reloj. Esto se considera una condición de entrada no válida, y los productos resultantes no es predecible si se produce esta condición.
Flip-flop D: Tiene una sola entrada, además de la entrada de reloj. Esta entrada se llama la entrada de datos. Cuando se activa el reloj, la salida Q se ajusta a la entrada de datos. Por lo tanto, si la entrada de datos es alta, la salida Q pasa a ALTO, y si la entrada de datos es baja, la salida Q pasa a BAJO.
La mayoría de tipo D chanclas también incluyen S y R entradas que le permiten establecer o restablecer el flip-flop. Tenga en cuenta que las entradas S y R en un flip-flop D ignoran la entrada de reloj. Por lo tanto, si se aplica un ALTO a S o R, el flip-flop se activa o desactiva de inmediato, sin esperar a que un pulso de reloj.
JK flip-flop: Una variante común del flip-flop SR. A JK flip-flop tiene dos entradas, etiquetados J y K. La entrada J corresponde a la entrada SET en un flip-flop SR, y la entrada de K corresponde a la entrada RESET.
La diferencia entre un flip-flop JK y un flip-flop SR es que en un flip-flop JK, ambas entradas pueden ser altos. Cuando tanto las entradas J y K son altos, la salida Q es toggled, lo que significa que los suplentes de salida entre alta y baja.
Por ejemplo, si la salida Q es alta cuando el reloj se activa y J y K son altos, la salida Q se pone a BAJO. Si el reloj se dispara otra vez mientras que J y K tanto siguen siendo altos, la salida Q se pone a HIGH otra vez, y así sucesivamente, con la alternancia de salida Q de ALTO a BAJO en cada ciclo de reloj.
T flip-flop: Esta es simplemente un flip-flop JK cuyos suplentes salida entre alta y baja con cada pulso de reloj. Alterna son ampliamente utilizados en circuitos lógicos debido a que pueden ser combinados para formar circuitos de recuento que cuenta el número de impulsos de reloj recibidos.
Puede crear una camiseta flip-flop de un flip-flop D conectando el Q-bar salida directa a la entrada D. Por lo tanto, siempre que se recibe un pulso de reloj, el estado actual de la Q salida está invertida (que es lo que el Q-bar salida es) y devuelve a la entrada D. Esto hace que la salida para alternar entre alta y baja.
También puede crear una camiseta flip-flop de un flip-flop JK simplemente difíciles de cableado tanto las entradas J y K en ALTO. Cuando ambos J y K son altas, el flip-flop JK actúa como un conmutador.
Aunque se pueden construir sus propios circuitos flip-flop utilizando compuertas NAND, es mucho más fácil de usar circuitos integrados (CI) que contienen los flip-flops. Un ejemplo común es el 4013 de doble D flip-flop. Este chip contiene dos de tipo D flip-flops en un paquete DIP de 14 pines.
Alfiler | Nombre | Explicación | Alfiler | Nombre | Explicación |
---|---|---|---|---|---|
1 | Q1 | Flip-flop de salida 1 Q | 8 | SET2 | Flip-flop de la entrada 2 SET |
2 | Q1-bar | Flip-flop de salida 1 Q-bar | 9 | DATOS2 | Flip-flop de la entrada 2 DATOS |
3 | CLOCK1 | Flip-flop de la entrada 1 RELOJ | 10 | CONFIG.2 | Flip-flop de la entrada 2 de RESET |
4 | CONFIG.1 | Flip-flop de la entrada 1 de RESET | 11 | CLOCK2 | Flip-flop de la entrada 2 RELOJ |
5 | DATOS1 | Flip-flop de la entrada 1 DATOS | 12 | Q2-bar | Flip-flop de salida 2 Q-bar |
6 | SET | Flip-flop de la entrada 1 SET | 13 | Q2 | Flip-flop de salida 2 Q |
7 | GND | Suelo | 14 | VDD | +3 a 15 V |